克日,DARPA(美國國防部高等武藝方案局)啟動了一項為期4年的項目,渴望能將寧靜功效融入到芯片計劃主動化軟件中,以協助確保美國將來的芯片需求鏈寧靜。DARPA表現,芯片正在成為美國對手和網絡罪犯舉行黑客打擊的主要目標...
美國國防部高等研討方案署(DARPA)正在尋求將寧靜功效主動導入IC計劃流程的辦法,讓芯片架構師能在舉行經濟與寧靜性權衡之同時,也能在整個裝備生命周期中確保其寧靜性。隨著美、中“科技氣憤”升溫,半導體武藝可說是這場戰爭中的一個緊張點,因此上述的芯片計劃武藝厘革,代表著美國保衛其電子需求鏈寧靜性持續奉獻的積極之一。
DARPA克日公布,分散由EDA供貨商Synopsys與軍產業者Northrop Grumman所向導的兩支團隊,正增速推進在一年前掀開的“寧靜芯片主動化完成”(Automatic Implementation of Secure Silicon,AISS)項目。這兩支團隊將開發導入用于“寧靜引擎”的Arm架構芯片,該寧靜引擎可用來反抗針對芯片的打擊以及逆向工程。別的另有一個可晉級的平臺將做為基本辦法,讓軍方方案職員能在整個芯片生命周期中,辦理這些顛末寧靜強化的芯片。
AISS專案于2019年4月啟動,目標是在保證IC計劃流程與芯片需求鏈寧靜的條件下,到達寧靜性與經濟思索的均衡。
導入寧靜引擎的芯片架構。(圖片泉源:DARPA)
由Synopsys帶領的團隊成員除了Arm之外,另有航天業巨擘波音(Boeing),以及美國佛羅里達大學旗下(University of Florida)的網絡寧靜研討所、德州農工大學(Texas A&M University)、加州大學圣地亞哥分校(University of California at San Diego);英國的嵌入式分析IP供貨商UltraSoC也是此中一員。Northrop Grumman所帶領的團隊成員則包含IBM、美國阿肯色大學(University of Arkansas)以及佛羅里達大學。
該項目將分為兩個階段,第一階段是開發互相競爭的“寧靜引擎”方案,以補償緊張芯片的寧靜缺陷如旁路打擊(side channel attack)、硬件木馬(hardware Trojans)、逆向工程,以及需求鏈毛病等等。旁路打擊伎倆包含追蹤裝備功耗以做為盜取密鑰的伎倆。
在第二個階段,Synopsys的團隊將尋求使用EDA東西把寧靜引擎導入SoC平臺的辦法,包含使用Arm、Synopsys與UltraSoC的商用IP,開發團結“寧靜熟悉”(security-aware)的EDA東西。然后芯片計劃工程師可透過所開發的EDA東西,指定芯片在功耗、面積、速率與寧靜性方面的緊張束縛,該東西就會依據使用目標主動天生優化的實作。
“AISS項目標終極目標,是增速從芯片架構到完成寧靜強化(RTL)的時程,從一年延長到一周,并且大幅低落其本錢;”DARPA的AISS項目司理Serge Leef表現,項目標另一個目標是將“可擴展防守機制導入芯片計劃”的流程主動化,以保衛整個半導體需求鏈的寧靜。
除了以上項目,為了保證美國芯片需求鏈的寧靜,美國國防部的其他干系研發方案包含使用數字雙胞胎(digital twin)驗證單個裝備或一批芯片的完備性。──如本年稍早美國國防部與美國空軍公布,正在研發為單一芯片或異質整合架構裝備添加一層“泉源追蹤”保證機制的辦法。
原文公布于ESM姊妹網站EE Times
(參考原文:DARPA Looks to Automate Security for IC Design,By George Leopold 編譯:Judith Cheng 責編:Elaine Lin)
版權聲明:本文來自互聯網整理發布,如有侵權,聯系刪除
原文鏈接:http://www.freetextsend.comhttp://www.freetextsend.com/qingganjiaoliu/54070.html